mirror of
				https://github.com/YosysHQ/yosys
				synced 2025-10-31 11:42:30 +00:00 
			
		
		
		
	Added $equiv cell type
This commit is contained in:
		
							parent
							
								
									3a58b8d5b5
								
							
						
					
					
						commit
						e13a45ae61
					
				
					 4 changed files with 33 additions and 2 deletions
				
			
		|  | @ -114,6 +114,7 @@ struct CellTypes | ||||||
| 		setup_type("$fa", {A, B, C}, {X, Y}, true); | 		setup_type("$fa", {A, B, C}, {X, Y}, true); | ||||||
| 
 | 
 | ||||||
| 		setup_type("$assert", {A, EN}, pool<RTLIL::IdString>(), true); | 		setup_type("$assert", {A, EN}, pool<RTLIL::IdString>(), true); | ||||||
|  | 		setup_type("$equiv", {A, B}, {Y}, true); | ||||||
| 	} | 	} | ||||||
| 
 | 
 | ||||||
| 	void setup_internals_mem() | 	void setup_internals_mem() | ||||||
|  |  | ||||||
|  | @ -905,6 +905,14 @@ namespace { | ||||||
| 				return; | 				return; | ||||||
| 			} | 			} | ||||||
| 
 | 
 | ||||||
|  | 			if (cell->type == "$equiv") { | ||||||
|  | 				port("\\A", 1); | ||||||
|  | 				port("\\B", 1); | ||||||
|  | 				port("\\Y", 1); | ||||||
|  | 				check_expected(); | ||||||
|  | 				return; | ||||||
|  | 			} | ||||||
|  | 
 | ||||||
| 			if (cell->type == "$_BUF_")  { check_gate("AY"); return; } | 			if (cell->type == "$_BUF_")  { check_gate("AY"); return; } | ||||||
| 			if (cell->type == "$_NOT_")  { check_gate("AY"); return; } | 			if (cell->type == "$_NOT_")  { check_gate("AY"); return; } | ||||||
| 			if (cell->type == "$_AND_")  { check_gate("ABY"); return; } | 			if (cell->type == "$_AND_")  { check_gate("ABY"); return; } | ||||||
|  |  | ||||||
|  | @ -417,7 +417,7 @@ pass. The combinatorial logic cells can be mapped to physical cells from a Liber | ||||||
| using the {\tt abc} pass. | using the {\tt abc} pass. | ||||||
| 
 | 
 | ||||||
| \begin{fixme} | \begin{fixme} | ||||||
| Add information about {\tt \$assert} cells. | Add information about {\tt \$assert} and {\tt \$equiv} cells. | ||||||
| \end{fixme} | \end{fixme} | ||||||
| 
 | 
 | ||||||
| \begin{fixme} | \begin{fixme} | ||||||
|  |  | ||||||
|  | @ -1160,12 +1160,34 @@ module \$assert (A, EN); | ||||||
| 
 | 
 | ||||||
| input A, EN; | input A, EN; | ||||||
| 
 | 
 | ||||||
|  | `ifndef SIMLIB_NOCHECKS | ||||||
| always @* begin | always @* begin | ||||||
| 	if (A !== 1'b1 && EN === 1'b1) begin | 	if (A !== 1'b1 && EN === 1'b1) begin | ||||||
| 		$display("Assertation failed!"); | 		$display("Assertation failed!"); | ||||||
| 		$finish; | 		$stop; | ||||||
| 	end | 	end | ||||||
| end | end | ||||||
|  | `endif | ||||||
|  | 
 | ||||||
|  | endmodule | ||||||
|  | 
 | ||||||
|  | // -------------------------------------------------------- | ||||||
|  | 
 | ||||||
|  | module \$equiv (A, B, Y); | ||||||
|  | 
 | ||||||
|  | input A, B; | ||||||
|  | output Y; | ||||||
|  | 
 | ||||||
|  | assign Y = (A !== 1'bx && A !== B) ? 1'bx : A; | ||||||
|  | 
 | ||||||
|  | `ifndef SIMLIB_NOCHECKS | ||||||
|  | always @* begin | ||||||
|  | 	if (A !== 1'bx && A !== B) begin | ||||||
|  | 		$display("Equivalence failed!"); | ||||||
|  | 		$stop; | ||||||
|  | 	end | ||||||
|  | end | ||||||
|  | `endif | ||||||
| 
 | 
 | ||||||
| endmodule | endmodule | ||||||
| 
 | 
 | ||||||
|  |  | ||||||
		Loading…
	
	Add table
		Add a link
		
	
		Reference in a new issue