mirror of
				https://github.com/YosysHQ/yosys
				synced 2025-10-31 03:32:29 +00:00 
			
		
		
		
	When adding named elements to an RTLIL::Module, std::move the name to avoid refcount churn
This commit is contained in:
		
							parent
							
								
									86d8dd6224
								
							
						
					
					
						commit
						db3d9a1baf
					
				
					 1 changed files with 7 additions and 7 deletions
				
			
		|  | @ -3050,7 +3050,7 @@ void RTLIL::Module::fixup_ports() | |||
| RTLIL::Wire *RTLIL::Module::addWire(RTLIL::IdString name, int width) | ||||
| { | ||||
| 	RTLIL::Wire *wire = new RTLIL::Wire; | ||||
| 	wire->name = name; | ||||
| 	wire->name = std::move(name); | ||||
| 	wire->width = width; | ||||
| 	add(wire); | ||||
| 	return wire; | ||||
|  | @ -3058,7 +3058,7 @@ RTLIL::Wire *RTLIL::Module::addWire(RTLIL::IdString name, int width) | |||
| 
 | ||||
| RTLIL::Wire *RTLIL::Module::addWire(RTLIL::IdString name, const RTLIL::Wire *other) | ||||
| { | ||||
| 	RTLIL::Wire *wire = addWire(name); | ||||
| 	RTLIL::Wire *wire = addWire(std::move(name)); | ||||
| 	wire->width = other->width; | ||||
| 	wire->start_offset = other->start_offset; | ||||
| 	wire->port_id = other->port_id; | ||||
|  | @ -3073,7 +3073,7 @@ RTLIL::Wire *RTLIL::Module::addWire(RTLIL::IdString name, const RTLIL::Wire *oth | |||
| RTLIL::Cell *RTLIL::Module::addCell(RTLIL::IdString name, RTLIL::IdString type) | ||||
| { | ||||
| 	RTLIL::Cell *cell = new RTLIL::Cell; | ||||
| 	cell->name = name; | ||||
| 	cell->name = std::move(name); | ||||
| 	cell->type = type; | ||||
| 	add(cell); | ||||
| 	return cell; | ||||
|  | @ -3081,7 +3081,7 @@ RTLIL::Cell *RTLIL::Module::addCell(RTLIL::IdString name, RTLIL::IdString type) | |||
| 
 | ||||
| RTLIL::Cell *RTLIL::Module::addCell(RTLIL::IdString name, const RTLIL::Cell *other) | ||||
| { | ||||
| 	RTLIL::Cell *cell = addCell(name, other->type); | ||||
| 	RTLIL::Cell *cell = addCell(std::move(name), other->type); | ||||
| 	cell->connections_ = other->connections_; | ||||
| 	cell->parameters = other->parameters; | ||||
| 	cell->attributes = other->attributes; | ||||
|  | @ -3091,7 +3091,7 @@ RTLIL::Cell *RTLIL::Module::addCell(RTLIL::IdString name, const RTLIL::Cell *oth | |||
| RTLIL::Memory *RTLIL::Module::addMemory(RTLIL::IdString name, const RTLIL::Memory *other) | ||||
| { | ||||
| 	RTLIL::Memory *mem = new RTLIL::Memory; | ||||
| 	mem->name = name; | ||||
| 	mem->name = std::move(name); | ||||
| 	mem->width = other->width; | ||||
| 	mem->start_offset = other->start_offset; | ||||
| 	mem->size = other->size; | ||||
|  | @ -3103,7 +3103,7 @@ RTLIL::Memory *RTLIL::Module::addMemory(RTLIL::IdString name, const RTLIL::Memor | |||
| RTLIL::Process *RTLIL::Module::addProcess(RTLIL::IdString name) | ||||
| { | ||||
| 	RTLIL::Process *proc = new RTLIL::Process; | ||||
| 	proc->name = name; | ||||
| 	proc->name = std::move(name); | ||||
| 	add(proc); | ||||
| 	return proc; | ||||
| } | ||||
|  | @ -3111,7 +3111,7 @@ RTLIL::Process *RTLIL::Module::addProcess(RTLIL::IdString name) | |||
| RTLIL::Process *RTLIL::Module::addProcess(RTLIL::IdString name, const RTLIL::Process *other) | ||||
| { | ||||
| 	RTLIL::Process *proc = other->clone(); | ||||
| 	proc->name = name; | ||||
| 	proc->name = std::move(name); | ||||
| 	add(proc); | ||||
| 	return proc; | ||||
| } | ||||
|  |  | |||
		Loading…
	
	Add table
		Add a link
		
	
		Reference in a new issue